Ingyenes szállítás a Packetával, 19 990 Ft feletti vásárlás esetén
Posta 1 795 Ft DPD 1 995 Ft PostaPont / Csomagautomata 1 690 Ft Postán 1 690 Ft GLS futár 1 590 Ft Packeta 990 Ft GLS pont 1 390 Ft

Low-Power High-Speed ADCs for Nanometer CMOS Integration

Nyelv AngolAngol
Könyv Kemény kötésű
Könyv Low-Power High-Speed ADCs for Nanometer CMOS Integration Zhiheng Cao
Libristo kód: 01418379
Kiadó Springer-Verlag New York Inc., május 2008
Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation... Teljes leírás
? points 304 b
48 890 Ft
Beszállítói készleten alacsony példányszámban Küldés 10-15 napon belül

30 nap a termék visszaküldésére


Ezt is ajánljuk


Chop-Chop, Mad Cap! Juliette Saumande / Puha kötésű
common.buy 2 446 Ft
Computer-Aided Analysis of Rigid and Flexible Mechanical Systems Manuel F. O. Seabra Pereira / Kemény kötésű
common.buy 45 270 Ft
Gefallenengedenken im globalen Vergleich Manfred Hettling / Kemény kötésű
common.buy 51 306 Ft
Low-Noise Wide-Band Amplifiers in Bipolar and CMOS Technologies Zhong Yuan Chong / Kemény kötésű
common.buy 75 179 Ft

Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation of ADC in nanometer CMOS processes that achieve lower power consumption for a given speed and resolution than previous designs, through architectural and circuit innovations that take advantage of unique features of nanometer CMOS processes. A phase lock loop (PLL) clock multiplier has also been designed using new circuit techniques and successfully tested. 1) A 1.2V, 52mW, 210MS/s 10-bit two-step ADC in 130nm CMOS occupying 0.38mm2. Using offset canceling comparators and capacitor networks implemented with small value interconnect capacitors to replace resistor ladder/multiplexer in conventional sub-ranging ADCs, it achieves 74dB SFDR for 10MHz and 71dB SFDR for 100MHz input.§2) A 32mW, 1.25GS/s 6-bit ADC with 2.5GHz internal clock in 130nm CMOS. A new type of architecture that combines flash and SAR enables the lowest power consumption, 6-bit 1GS/s ADC reported to date. This design can be a drop-in replacement for existing flash ADCs since it does require any post-processing or calibration step and has the same latency as flash. §3) A 0.4ps-rms-jitter (integrated from 3kHz to 300MHz offset for 2.5GHz) 1-3GHz tunable, phase-noise programmable clock-multiplier PLL for generating sampling clock to the SAR ADC. A new loop filter structure enables phase error preamplification to lower PLL in-band noise without increasing loop filter capacitor size.

Információ a könyvről

Teljes megnevezés Low-Power High-Speed ADCs for Nanometer CMOS Integration
Nyelv Angol
Kötés Könyv - Kemény kötésű
Kiadás éve 2008
Oldalszám 95
EAN 9781402084492
ISBN 1402084498
Libristo kód 01418379
Súly 750
Méretek 155 x 235 x 13
Ajándékozza oda ezt a könyvet még ma
Nagyon egyszerű
1 Tegye a kosárba könyvet, és válassza ki a kiszállítás ajándékként opciót 2 Rögtön küldjük Önnek az utalványt 3 A könyv megérkezik a megajándékozott címére

Belépés

Bejelentkezés a saját fiókba. Még nincs Libristo fiókja? Hozza létre most!

 
kötelező
kötelező

Nincs fiókja? Szerezze meg a Libristo fiók kedvezményeit!

A Libristo fióknak köszönhetően mindent a felügyelete alatt tarthat.

Libristo fiók létrehozása